Предыдущая Следующая

6.4. Ложные прерывания...........................................................114

6.5. Детальные исследования ложных прерываний.....................................115

6.6. Рекомендации по использованию VIC............................................117

Глава 7. Цоколевка и назначение выводов................................................120

Глава 8. Блок коммутации выводов......................................................178

8.1. Назначение................................................;..................178

8.2. Описание регистров............................................................178

8.3. Значения регистров выбора функций выводов.....................................194

8.4. Управление загрузкой в микроконтроллерах с контроллером внешней памяти.........194

Глава 9. Линии ввода/вывода общего назначения (GPIO)...................................195

9.1. Описание регистров GPIO......................................................196

9.2. Рекомендации по использованию GPIO..........................................199

Глава 10. Универсальный асинхронный приемопередатчик UART0.............................200

10.1. Описание регистров UART0....................................................200

10.2. Архитектура UART0...........................................................208

Глава 11. Универсальный асинхронный приемопередатчик UART1.............................210

11.1. Описание регистров UART1....................................................211

11.2. Архитектура UART1...........................................................223

Глава 12. Интерфейс IJC................................................................225

12.1. Типовые особенности LPC2000................................................. 225

12.2. Общее описание..............................................................225

12.3. Операционные режимы 12С....................................................226

12.3.1. Режим ведущего передатчика.............................................226

12.3.2. Режим ведущего приемника..............................................229

12.3.3. Режим ведомого приемника..............................................232

12.3.4. Режим ведомого передатчика.............................................236

12.4. Описание выводов............................................................239

12.5. Описание регистров...........................................................239

Глава 13. Интерфейс SPI...............................................................247

13.1. Архитектура блока SPI.........................................................247

13.2. Описание интерфейса SPI......................................................248

13.2.1. Краткий обзор SPI.......................................................248


Предыдущая Следующая



НА ГЛАВНУЮ | ЧТО ТАКОЕ PIC ? | ПРОГРАММАТОР | ПРОЕКТЫ | СТАТЬИ | ССЫЛКИ | КАРТА САЙТА
Hosted by uCoz